arrow-up icon

FPGAエンジニア

FPGAをアクセラレータとして活用するシステム開発

mesh decoration

プロジェクト概要

フィックスターズでは、画像検査装置や映像機器や金融システムの性能向上、自動運転や自律走行ロボットの実用化など様々な課題を持つお客様向けに、通信処理、画像処理、機械学習処理などにFPGAをアクセラレータとして活用する開発プロジェクトを行っています。FPGAに限定された部分最適だけではなく、ディープラーニングや画像処理のエンジニアと共に、顧客のシステム全体の最適化を実現しています。

仕事の内容

FPGAをアクセラレータとして活用するシステム開発

具体的には

  • 高品質、高性能、高エネルギー効率のRTL設計・実装
  • 画像処理や機械学習などのアルゴリズムの並列化設計
  • C/C++コードのFPGAポーティング

プロジェクトのやりがい

  • FPGAを用いた専用アクセラレータ開発など、新たな技術革新にチャレンジできる
  • 仕様を理解し、設計、実装を行うだけでなく、FPGA上で動くアルゴリズムを意識した上で開発できる
  • ハードウェアとソフトウェアの両方を駆使した開発ができる
  • 在籍のエンジニアはレベルが高く、新たなスキルを学び、技術者としての経験を積み、成長するのに最適な環境です
  • 常に最先端の技術に触れることができる
  • グローバル市場を舞台に、日々競合を意識しながらチーム一丸となって開発に取り組める

求めるスキル

  • Verilog/VHDL設計経験
  • C/C++におけるプログラミング経験
  • 業界標準のデザインツール、シミュレーションツール、デバッグツールの使用経験
  • 組込みCPU-FPGA協調動作

次のような経験・知識がある方は歓迎します

  • タイミング・クロージャの知識
  • アルゴリズム設計の経験
  • 高位合成によるFPGA開発経験・チューニング経験

勤務地

本社

募集要項

雇用形態

正社員(試用期間 3ヶ月)

対象となる方

高専卒・大卒以上

勤務時間

裁量労働制もしくはフレックスタイム制を適用/標準労働時間 8h(10:00~19:00)
入社時のスキルに応じて 1.2 いずれかを決定

  1. 裁量労働制(推奨:始業時間10:00、終業時間19:00)
  2. フレックスタイム制(コアタイム 10:00~14:00)

給与

日給月給制
経験、能力を考慮の上、当社規程により決定
※下記年収には固定残業代15時間(フレックスタイム制)または30時間(裁量労働制)分を含みます

役職別年収例

キャリアパスをご覧ください。

別途交通費支給(上限6万円)
給与改定 年2回(人事考課制度に基づいて実施)
会社の業績によって、別途、特別業績賞与の支給もあります